Prodotti
Opzioni Software

Toolkit di debug DDR

Il DDR Debug Toolkit è progettato per accelerare il lavoro di progettazione DDR nelle fasi iniziali di attivazione, convalida e pre-conformità mentre gli utenti si preparano ai test di conformità. Integrati nell'app MAUI Scope, gli utenti possono creare scenari caso per caso con più aree di analisi, eseguire la decodifica e l'attivazione sul bus di comando e immergersi nell'ottimizzazione delle fasi di progettazione con diagrammi a occhio specifici JEDEC, test con maschera e misurazioni specifiche DDR.

Esplora il toolkit di debug DDR freccia in basso
immagine del titolo del prodotto
  • scheda della linea di prodotti
  • scheda Panoramica
  • scheda di compatibilità
Caratteristiche Principali
  • Supporta DDR2/3/4/5 e LPDDR2/3/4/4X
  • Velocità di prova fino a 8533 MT/s
  • Supporta l'attivazione anticipata durante le fasi di conformità della progettazione
  • Integrato in MAUI e utilizzato da QualiPHY per l'analisi dei guasti
  • Visualizzazione di scenari multipli: analizza e confronta diverse configurazioni su un massimo di 4 aree di visualizzazione.
  • Include misurazioni definite DDR JEDEC e analisi del jitter
  • Include diagramma ad occhio definito JEDEC DDR e test con maschera
  • Decodifica e attivazione del bus di comando solo per settori fino a DDR5
  • Incluso nel pacchetto software DDR5

 

Trigger e decodifica DDR
comando di attivazione ddr

Il bus di comando è una parte centrale per la comunicazione tra host e DDR DRAM. L'esecuzione di test di convalida anticipati non significa solo verifica elettrica, ma anche protocollo. L'oscilloscopio può decodificare e attivare oltre 20 comandi di protocollo dalla Command Truth Table come specificato nello standard JEDEC. Quindi utilizza il bus di comando decodificato per accelerare le fasi di analisi oculare e di misurazione con la capacità di separazione R/W altamente accurata.

Visualizzazione di scenari multipli
ddr viste multiple di scenari

Accelera i test di pre-conformità e le fasi di messa a punto con 4 aree di visualizzazione dell'analisi uniche. Ciascuna di queste aree di visualizzazione può rappresentare la propria selezione di canale, essere specifica per scrittura o lettura, effettuare misurazioni DDR, diagrammi a occhio, test con maschera e altro ancora. Consente agli ingegneri di testare punti di test di dati, strobo o orologio, analizzare la diafonia, confrontare nuovi progetti ed eseguire il debug e risolvere i problemi di progettazione.

Diagramma oculare definito JEDEC, test con maschera
Test del diagramma a occhio DDR

Esegui test specifici del diagramma a occhio e misurazioni dell'apertura di altezza e larghezza specificatamente su pacchetti di lettura o scrittura DDR. Quindi utilizzare le maschere definite da JEDEC per testare i dati o i burst di scrittura CA.

Misurazioni specifiche della DDR
misurazioni della DDR

Ciascuna area di visualizzazione può fornire risultati statistici per segnali di lettura o scrittura specifici DDR catturati in un'acquisizione bidirezionale. Effettua burst, Vref, VOH, VOL, setup and hold, skew, slew rate, una varietà di misurazioni specifiche di jitter e timing secondo lo standard JEDEC.

Pacchetto software DDR5

Gli strumenti migliori coprono tutte le fasi della progettazione, dall'attivazione iniziale fino alla conformità. Ciò significa pianificare il futuro, potrebbe essere il test da DDR3 a DDR4 o l'aggiornamento a design DDR5. Il pacchetto DDR5 include tutti i migliori strumenti (DDR Debug Toolkit + QualiPHY) di tutte le generazioni, in un unico pacchetto software acquistabile.